随着集成电路设计技术的发展,单芯片电路的设计规模越来越大,设计复杂度也相应地越来越高。目前,在集成电路设计中,特别是以SoC(片上系统)芯片为代表的大规模集成电路设计中,通常都采用同步时序设计方法,即芯片内部的所有触发器都工作于相同的时钟信号,而且触发器状态的翻转也都发生在同一时刻。

在同步设计中,通常采用时间延时平衡的方法来保证复位信号到达各个触发器的时间相同。这样需要加很多的延时缓冲器,对芯片的面积、功耗和成本等关键指标带来严重的影响,同时增加了大规模集成电路设计的复杂性。本文提出了一种适用于大规模集成电路设计的复位方法,该方法采用简单电路设计,可以不用加入延时平衡缓冲器,大大降低了芯片设计的复杂度,同时降低芯片的面积、功耗和成本等。

假如对一部设备作进行分析,可能会出现上许多的故障问题,虽然各种故障都可能会影响设备的顺利运行,但是存在不同的影响程度。有的故障影响设备工作状态的指示,有的影响设备的电声指标,有的影响设备的调幅度或者输出功率,有的故障可以导致设备停止运行。因为不同故障对设备的影响存在很大的差别,因此在面对不同的故障时要选择不同的解决方法。